TinySA Ultra Plus ZS406

LibreVNA


LibreVNALibreVNALibreVNALibreVNALibreVNALibreVNALibreVNALibreVNA

 

6

 

2

 

 

 

 

secondPrototypeBottom.JPG
IMG_5516.JPG
ShieldingTop.JPG

它是如何工作的?

PCB硬件实际上只是具有一定处理能力的RF前端。一旦数据通过USB传输,其他一切都在PC应用程序中处理。您可以在没有PCB的情况下试用该应用程序(显然无法进行测量,但您可以导入提供的示例测量值,并了解它可以做什么和不能做什么)。

射频路径:

  • 主时钟源是Si5351C,为不同模块提供所有必需的时钟。它还可以作为低于25MHz频率的激励源。它自身的参考时钟是26MHz晶体或外部10MHz信号。
  • 频率高于25MHz的激励源是MAX2871。其输出信号经过轻微滤波以减少谐波量。
  • 激励信号功率可通过数字衰减器(RFSA42)在大约-10至-3714dbm之间调节。
  • 在放大器(TRF37A73)之后,信号被分离,信号较弱的部分馈入参考接收器。
  • 信号的较强部分可以路由到任一端口。在每个信号路径中,两个RF开关串联使用,以实现端口之间的更高隔离度。
  • 代替定向耦合器,使用阻性回波损耗桥(在宽带宽下更容易实现)。
  • 两个端口都有完全独立的接收路径。这增加了BOM成本,但允许同时测量两个参数(S11和S21或S22和S12)。它还避免了接收路径合并到单个混频器/ADC时可能出现的潜在隔离问题。
  • 每个接收器由两个下变频混频器组成。IF1位于60MHz,IF2位于250kHz。
  • ADC使用16bit@800kHz对最终IF进行采样。

数字部分:

  • 核心元素是Spartan6 FPGA。它处理与RF模块的所有通信,并对ADC进行采样。这允许近乎即时地切换测量频率,仅受PLL建立时间的限制。
  • 微控制器处理FPGA中的扫描设置,提取和预处理测量结果,并通过USB传递。
  • 闪存包含FPGA比特流。由于微控制器可以访问闪存,因此不需要与FPGA相关的硬件工具(例如JTAG编程器),所有内容都可以通过USB进行更新。

电源:

  • 一切都由 USB 供电(或可选由外部 5V DC 供电)
  • 几乎每个RF模块都有自己的本地调节器,可防止耦合到电源线的噪声和信号在整个PCB上传播
热门产品
LibreVNA2025 Plus
LibreVNA2025 Normal
TinySA Ultra Plus ZS406

地址:天津南开区鞍山西道时代数码4楼A001工作室

电话:400-888-8888

邮箱:[email protected]

TaoBao地址:首页-TinyRFLab-淘宝网 

©2024 Tiny RF Equip 版权所有